# 基板バイアス効果とショート抵抗の導入による診断精度の向上 - 電圧値ベースによる故障診断への適用 –

## 眞田 克

# 高知工科大学 工学部 〒 782-8502 高知県香美市土佐山田町宮ノ口 185

#### E-mail: sanada.masaru@kochi-tech.ac.jp

要約:トランジスタレベルの診断精度の向上のために、基板バイアス効果と故障抵抗値を導入するための基本検討をおこなった。前者はトランジスタのソースと基板間が逆バイアスとなることでしきい値が増大する現象を表す効果である。後者はショート故障に伴う抵抗値の導入であり、正常動作における基準トランジスタのZ値を基準としたZ値との比率を算出し用いる。ショート故障に伴い形成される貫通電流回路網において、この網の中段に位置するトランジスタはこの効果が付加される。これらを導入した診断は SPICE によるシミュレーション結果とほぼ一致し、精度の向上が確認できた。

#### 1. はじめに

LSIの大規模化、多層配線構造化は故障箇所の特 定を困難にしてきており、故障解析は膨大な工数を 費やす傾向になってきている。物理解析を行うため に予めソフトウエアを用いて故障箇所候補を特定 し、その候補に対して診断方式が研究開発されてき ている。これまでセル内部に注目した Tr レベルの 診断方式を発表してきた。このコンセプトは簡易で 短時間に素子レベルでの故障候補を特定すること を目的とした、故障に伴い形成される貫通電流回路 網の各トランジスタをスイッチング(sw)素子とみ なす sls(switching level simulation)による sw 素子を インピーダンス値(Z)に置き換えることで電圧値レ ベルでの故障論理値を算出することで診断精度を 高めた方式であった<sup>1)</sup>。

これまでは、まず中間レベルでのZ値を一律(n 倍:任意値)に乗算する方式を開発した。しかしな がら、この結果はショート故障において SPICE 診 断の半分程度の精度しか得られなかった<sup>2,3)</sup>。

次のステップとして、ゲート電圧に依存して変化 するトランジスタのZ値を動作点から算出するこ とでNchTrとPchTrを5段階に分類する簡易方式を 採用した診断を提案した。この結果は診断精度が大 幅に向上し、ほぼSPICEと同レベルの診断精度を 向上できた<sup>477</sup>。 ところで、これまでの診断は故障抵抗を無視した 診断のため故障の伝搬を追跡する過程において誤 判定の問題があった。また、IDDQ 異常を伴いなが ら診断において故障として識別されず、または異 なった故障候補を指摘する問題があり、精度上問題 があった。

今回ショート故障に対して故障抵抗値を挿入す ることで上記の問題を解決すべく検討を行なった ので報告する。同時にショート故障に伴う貫通電流 網の中段に位置するトランジスタは基板バイアス 効果の影響によりしきい値(Vth)が増加する現象を 伴うため、この現象も診断に取り込むことで検討を 行なった。

報告は2章にて精度向上を目指した抵抗値の導入 及び、しきい値(Vth)の増加による診断方式につい て。3章にて実験として用いた故障回路について述 べる。4章にて SPICE による故障抵抗を変化させた 時の出力論理値について、次章にて診断のための計 算式について述べる。6章にて SPICE と本方式の比 較を報告し、最後にまとめを行なう。

#### 2. 診断精度の向上について

診断精度の向上を目指して、ショート抵抗値の導入と基盤バイアス効果によるしきい値の変動の取り込みを検討した。

#### 2.1 ショート抵抗値の導入

本診断の基本は正常動作における基準トランジスタのインピーダンス(Z)値をベースに、変則的な動作状態やトランジスタ形状によるZ値を基準Z値に対する比率として算出し、各ノードの電圧値を検出する方式である。図1に任意のデバイス構造によるインバータ回路による入力電圧(Vin)の変化に同期して変化するトランジスタ動作点から算出した解析した PchTr と NchTr のZ値の比率を示す。



図1 トランジスタ動作点から解析した PchTr、 NchTr の比率

この方針に従って、ショート抵抗値(Rs)も基準 Z値との比率に換算される。図2はシミュレーショ ンによる任意のプロセスでのインバータ回路の Vin-Vout 特性である。中段に抵抗を挿入することで Vin=VDD / 2での基準トランジスタの on 抵抗値を 算出した。



図2抵抗を挿入したインバータ回路の Vin-Vout 特性

これまでの実験から基準Z値に対するVin=VDD/2 での比率が判っているため、この比率と抵抗値の関 係から多様なショート抵抗の比率を求めることが できる。シミュレーション結果は、ゲートに中間電 位が印加したときの各トランジスタのインピーダ ンス値は  $30k\Omega$  であることを示している。また、規 格値 (H/L)を印加したときのトランジスタ on 抵抗 値は図 1 に示す比率から  $7.5k\Omega$  (= $30k\Omega / 4$ )と算出 される。

以上の検証によりショート故障抵抗値の比率を 算出した。表1はその換算表である。

表1ショート故障抵抗値の比率表

| (       |                      |
|---------|----------------------|
| Short抵抗 | 比率(n <sub>BR</sub> ) |
| 100k    | 13.5                 |
| 50k     | 6.7                  |
| 30k     | 4.0                  |
| 20k     | 2.7                  |
| 18k     | 2.4                  |
| 17k     | 2.3                  |
| 15k     | 2.0                  |
| 10k     | 1.3                  |

#### 2.2 基板バイアス効果の導入

基板バイアス効果はトランジスタのソースと基 板間が逆バイアスとなることでしきい値が増大す る現象を表す効果である<sup>8)</sup>。ショート故障に伴い形 成される貫通電流回路網において、この網の中段に 位置するトランジスタはこの効果が付加される。図 3 はこの基板バイアス効果を説明する図である。



図3基板バイアス効果の説明図

ソース – 基板間が逆バイアス状態(図中 A 点)と なるとソースからキャリアを流すことができない。 逆バイアスを解消するためにゲートより電圧を印 加しなければならない。図4はデバイス構造を用い た基板バイアス効果の説明であり、ソース電圧値の 変化に対するポアソン方程式の図示である。



図4 デバイス構造を用いた基板バイアス効果の説明

この現象を数式で示すと式①のようになる。

$$Vth=\Phi+V_{s}+\frac{1}{C_{ox}}\sqrt{2qN_{A}\varepsilon_{s}(\Phi+V_{s})}\cdots 0$$

- (Φ: PN 接合部の接触電位、NA: P 基板濃度、 VS: ソース電圧、εs: Si の誘電率、COX: ゲー ト酸化膜厚)
- さらに図5はソース電圧(Vs)を変化させた時の しきい値(Vth)の変化を算出したグラフである。



図 5 ソース電圧 (Vs)を変化させた時の しきい値 (Vth)の変化

以上の検討から今回この効果を近似的に $\Delta Vth \Rightarrow Vs$ とした。

## 3. 実験に用いた回路

Full-Adder(FA)回路を用いて診断効果を検証した。 図6はレイアウト図及び、図7は回路図である。レ イアウトから44箇所に故障候補を特定した。この 内、Bridgeと記載した完全ショート故障を故障候補 として診断を行なった。図8は従来方式での診断結 果であり3パタン(8パタン中)に論理異常を確認し た。



図6 Full-Adder レイアウト図(□:故障候補)



図 7 Full-Adder セルベース回路図および、Bridge 部 の Tr レベル回路図

|                             |   |   | COUT             |                  | SO               | UT               |
|-----------------------------|---|---|------------------|------------------|------------------|------------------|
| А                           | В | С | Normal<br>output | Faulty<br>sample | Normal<br>output | Faulty<br>sample |
| 0                           | 0 | 0 | 0                | 0                | 0                | 0                |
| 0                           | 1 | 0 | 0                | 0                | 1                | 1                |
| 1                           | 0 | 0 | 0                | 0                | 1                | 1                |
| 1                           | 1 | 0 | 1                | 1                | 0                | 0                |
| 0                           | 0 | 1 | 0                | 1                | 1                | 1                |
| 0                           | 1 | 1 | 1                | 0                | 0                | 0                |
| 1                           | 0 | 1 | 1                | 0                | 0                | 0                |
| 1                           | 1 | 1 | 1                | 1                | 1                | 1                |
| Absormal state Normal state |   |   |                  |                  | al atata         |                  |

Abnormal state Normal state

#### 4. SPICE

この故障回路をもとにショート抵抗値(RBR)を パラメータとして SPICE による出力の変化をシ ミュレーションした。図9は診断領域とした Full-Adder の部分回路であり、入力点(In1:0から 5v に 可変、In2: "1"固定)と観測点(out 及び、COUT)を 有する回路図である。図10は SPICE による診断結 果である。

図 8 診断結果: COUT にて 8 パタン中 3 パタンにて 論理異常を検出



図9入力点と観測点を示した Full-Adder 回路図



図 10 SPICE による In1 - COUT の診断結果

図 10より明らかなように、故障抵抗の変化に対応して出力論理値が異なる値となる。表2はシミュレーション結果をまとめた表であり、この場合、約15kΩ以上にて完全ショート故障とは異なる結果が出力している。そして、このシミュレーションを本診断方式で簡易に再現することを行なった。

| 表 | 2 | 故障抵抗 | 値の変化に | よ | る | 出力 | 論理 | 表 |
|---|---|------|-------|---|---|----|----|---|
|   |   |      |       |   |   |    |    |   |

| 入力      |         | 故障抵抗による出力論理値   |        |        |  |  |
|---------|---------|----------------|--------|--------|--|--|
| (A,B,C) | ln1,ln2 | Short<br>∼10kΩ | 15kΩ近辺 | 18kΩ以上 |  |  |
| (0,0,1) | (1,1)   | 1              | 0      | 0      |  |  |
| (0,1,1) | (0,1)   | 0              | 0      | 1      |  |  |
| (1,0,1) | (0,1)   | 0              | 0      | 1      |  |  |

### 5. 診断のための計算式

上記した SPICE 結果を本診断方式で簡易に再現 するためショート故障抵抗導入と基板バイアス効 果による診断のための計算式を検討した。

#### -(In1,In2)=(0,1)の時-

Full-Adder 回路における入力(A,B,C)=(0,1,1)、 (1,0,1)にあたる入力条件である。図11はこの入力 状態における貫通電流通路の様子を示す。図中■は インピーダンス表示である。また、A 点は Inverter 回路の出力が NAND 回路の Tr(P2、N2)のゲート 端子へつながる点であり、点線で示してある。ま た、ショート(Bridge)抵抗値として Rs を設定する。 (In1,In2)=(0,1)の時、P1、N3は正常動作であるが、 P2、N2 はゲート電圧に依存した中間レベル状態と なる。



図 11 (In1,In2)=(0,1)における貫通電流通路

従って、出力電圧値 V(out) は式②のように表される。

Vout= 
$$\frac{n_{N2}+n_{N3}}{\{(n_{P1}+n_{BR})^{-1}+(n_{P2})^{-1}\}^{-1}+n_{N2}+n_{N3}} \cdot V_{DD}$$
.....(2)

ここで、nP1,nP2,nN1,nN2,nN3 及び、nBR は規格 値に対する Z 比率として表示される。

基板バイアス効果によるしきい値の変化を導入 すると出力電圧値 V(out)は式③のように表される。

Vout= 
$$\frac{n_{N2} + 2 \cdot n_{N3}}{\{(n_{P1} + n_{BR})^{-1} + (n_{P2})^{-1}\}^{-1} + n_{N2} + 2 \cdot n_{N3}} \cdot V_{DD}$$
......3

以上の出力電圧値 V(out)の算出においてショート抵抗値 Rs について考える。

#### < Rs が大きいとき>

回路図より、A 点は高電圧(VDD に近い値)のた め P2 はオフ状態となる。そのため貫通電流は VDD  $\rightarrow$  P1  $\rightarrow$  Bridge  $\rightarrow$  N2  $\rightarrow$  N3  $\rightarrow$  GND と流れる。従っ て出力電圧値 Vout は式④のようになる。

Vout= 
$$\frac{n_{N2} + 2}{1 + n_{BR} + n_{N2} + 2} \cdot V_{DD} \dots 4$$

< Rs が小さいとき>

貫通電流は VDD  $\rightarrow$  (P1+Bridge と P2 の並列通路)  $\rightarrow$  N2  $\rightarrow$  N3  $\rightarrow$  GND と流れる。従って、出力電圧 値 Vout は式⑤のよう表される。

Vout= 
$$\frac{n_{N2} + 2}{\{(1+n_{BR})^{-1} + (n_{P2})^{-1}\}^{-1} + n_{N2} + 2} \cdot V_{DD} \cdots \cdots (5)$$

- (In1,In2)=(1,1)の時-

Full-Adder 回路における入力(A,B,C)=(0,0,1)にあ たる入力条件である。図 12 はこの入力状態におけ る貫通電流通路の様子を示す。(In1,In2)=(0,1)の時、 P1、N3 は正常動作であるが、P2、N2 はゲート電 圧に依存した中間レベル状態となる。



図 12 (In1,In2)=(1,1)における貫通電流通路

従って、基板バイアス効果によるしきい値の変化 を導入すると出力電圧値 V(out)は式⑥のように表 される。

Vout= 
$$\frac{\{(n_{N1} + n_{BR})^{-1} + (n_{N2} + 2 \cdot n_{N3})^{-1}\}^{-1}}{n_{P2} + \{(n_{N1} + n_{BR})^{-1} + (n_{N2} + 2 \cdot n_{N3})^{-1}\}^{-1}} \cdot V_{DD}$$

#### < Rs が大きいとき>

回路図より、A 点は低電圧(GND に近い値)の ため N2 はオフ状態となる。そのため貫通電流は VDD  $\rightarrow$  P2  $\rightarrow$  Bridge  $\rightarrow$  N1  $\rightarrow$  GND と流れる。従っ て出力電圧値 Vout は式⑦のようになる。

$$Vout = \frac{n_{BR} + 1}{n_{P2} + n_{BR} + 1} \cdot V_{DD} \qquad \dots \dots \bigcirc \bigcirc$$

#### < Rs が小さいとき>

貫通電流は VDD → P2 → (Bridge + N1 と N2 + N3 の並列通路) → GND と流れる。従って、出力電 圧値 Vout は式⑧のよう表される。

Vout= 
$$\frac{\{(1+n_{BR})^{-1} + (n_{N2}+2)^{-1}\}^{-1}}{n_{P2}^{-1} + \{(1+n_{BR})^{-1} + (n_{N2}+2)^{-1}\}^{-1}} \cdot V_{DD} \dots \otimes \mathbb{R}$$

### 6. 検証

Full-Adder 部分回路(図 9)を用いて、ショート故 障抵抗値の導入による In1 - out / COUT の診断と SPICE によるシミュレーション結果の比較を行なっ た。

#### - In1 - out 間の解析 -

表3にRsに対するout端子での診断結果と SPICE結果を示す。図13にSPICEによるRsをパ ラメータとしたIn1とoutの関係を示す。また、診 断結果との対比を→で示す。以上の結果は高度化し た診断方式とSPICEによる結果がほぼ一致するこ とを示している。

表3 Rs に対する OUT 端子での診断と SPICE 結果

| 故障抵抗  | IN1=0v |        | ln1=5v |           |  |
|-------|--------|--------|--------|-----------|--|
| (Ω)   | Diag   | PSPICE | Diag   | PSPICE    |  |
| Short | 4.00   | 4.10   | 1.66   | 1.40      |  |
| 10k   | 3.17   | 3.30   | 2.67   | 2.40      |  |
| 15k   | 2.86   | 2.95   | 3.00   | 2.80      |  |
| 17.5k | 2.72   | 2.80   | 3.13   | 2.99      |  |
| 20k   | 2.60   | 2.65   | 3.24   | 3.13      |  |
| 30k   | 2.22   | 2.17   | 3.57   | 3.57      |  |
| 50k   | 1.71   | 1.56   | 3.97   | 4.06      |  |
| 1M    | 0.00   | 0.10   | 5.00   | 4.90      |  |
|       |        |        |        | <br>単位(v) |  |



#### - OUT - COUT 間の解析 -

上述の故障信号は2入力 NAND 回路へ伝搬し COUT 端子にて出力する。この伝搬は入力に相当 する out 端子(図9)の電圧により変化する。表4に 入力電圧(out 端子: In として記載)に対する COUT 端子での診断結果と SPICE 結果を示す。図14に SPICE によるシミュレーション結果と診断結果(図 中oolded e)の関係を示す。1つは電圧値であり、もう1つ は貫通電流値(IDD)であり、最大 IDD 値を示す入 力電圧は In=2.8v であり、その時の出力電圧は2.16v である。が見られる。この Vth のシフトは今回導入 した基板バイアス効果による計算に反映された。さ らに、ショート抵抗値の変化による出力論理への影 響も解析された。

#### 表4入力に対する COUT 端子での診断と SPICE 結果

| ln(v) | Diag | PSPICE |       |
|-------|------|--------|-------|
| 0     | 5.00 | 5.00   |       |
| 1     | 5.00 | 4.89   |       |
| 2     | 4.40 | 4.74   |       |
| 2.5   | 3.00 | 3.92   |       |
| 3     | 1.67 | 1.37   |       |
| 4     | 0.00 | 0.23   |       |
| 5     | 0.00 | 0.00   | 単位(v) |



## 7. まとめ

これまで開発してきたトランジスタレベルの故 障診断方式にショート故障に伴う故障抵抗値の導 入と、故障に伴う貫通電流通路の中段に位置するト ランジスタに対する基板バイアス効果を導入した。 その結果、多段回路における電圧値レベルでの診断 精度が向上できた。しかしながら、SPICE との間に ズレが発生している。この原因はトランジスタの SPICE モデルに起因するものであり、試作している Full-Adder 回路を用いて実測することでパラメータ の調整を図る。また、本手法をソフトウエアに組み 込むにあたり、簡易な計算フローの確立を予定して いる。さらに故障抵抗ということでショート故障に 注力したが、オープン故障への対応する課題が残っ ている、これはオープン故障を電気的特性として捉 えることで検討していく予定である。

#### 謝辞

本研究は STRAC との共同研究によるものであり、 一部は JST 平成 20 年度シーズ発掘試験研究 A の研 究助成及び、株式会社アストロンの受託研究助成に よる。

### 文献

- 眞田、則松、"スイッチング・レベル・シミュレーションを用いた組み合わせ回路内故障箇所の特定"、 LSIテストシンポジウム 2004、p235-240、2004。
- 2) 中里、則松、浦田、"スイッチング・レベル・シミュ レーションを用いたセル内故障診断技術の診断 精度の改善と検証"、LSI テステイングシンポジ ウム 2007、p227-232。
- 3) 吉澤、"RC 回路網による故障モデルの考案とト ランジスタレベル故障診断試行"、LSI テステイ ングシンポジウム 2007、p257-262。
- 4)特開 2006-313133 号
- 5) M. Sanada and Y, Yoshizawa, "Fault diagnosis technology based on transistor behavior analysis," Microelectronics Reliability, vol.46, Issues 9-11, pp.1575-1580, Sept.-Nov. 2006
- 6) 眞田、"トランジスタ動作点の解析による故障論理の追跡"、LSIテストシンポジウム 2006、 p205-210、2006。
- 7) M. Sanada, "Voltage-based fault path tracing by transistor operating point analysis," Micro-electronics Reliability, vol.48, Issues8-9, pp.1533-1538, Sept.-Oct. 2008
- 8) 玉井得迪監修「半導体回路設計技術 回路設計への実践的アプローチ 」日経マグロウヒル社

# Improvement of Diagnosis Accuracy by Short Fault with Substrate Bias Effect and Resistance Value - Application of Voltage based Fault Diagnosis Technology -

## Masaru Sanada

Faculty of Engineering, Kochi University of Technology 185 Miyanokuchi, Tosayamada, Kami city, Kochi 782-8502 JAPAN

E-mail: sanada.masaru@kochi-tech.ac.jp

**Abstract:** For improvement of diagnosis accuracy, fault resistance value and substrate bias effect are taken in simulation flow. The former is the effect increasing threshold voltage brought by reverse bias applied to the junction between source and substrate area. The latter is the resistance value brought by short fault, and the value which is calculated as the ratio to impedance value of standard transistor with normal state. The transistor which is located at middle steps in penetration current net formed by short fault, receives the effect. The diagnosis additional of them is brought same result by SPICE simulation, and confirms improvement of diagnosis capability.